Hirdetés

Új hozzászólás Aktív témák

  • asuspc96

    senior tag

    Kellemes estét mindenkinek,

    Lenne egy kérdésem ami részben a programozáshoz kapcsolódik (verilog nyelv), részben pedig az áramkörökhöz (FPGA)
    A kérdés:

    ----------------------

    Sajnos a nyomtatott áramköri kártyák gyártása, használata során előfordulhatnak hibák, pl. a nyomtatott áramkör (NYÁK) vezetékei egymással zárlatba kerülhetnek, megszakadhatnak, a forrasztás rövidre zár két vagy több szomszédos kivezetést, stb. Összefoglalóan ezt úgy nevezzük, hogy olyan hibákat tételezünk fel, ahol:
    1) – a jel nem terjed tovább (szakadás)
    2) – a jel 0-ba vagy 1-be ragad (rövidzár tápra, földre)
    3) – két szomszédos jel zárlatba kerül egymással
    Ha ezeket a típusú hibákat tételezzük fel, úgy, hogy bármelyik vezetéken előfordulhatnak a 8 bites buszon, minimum mennyi és milyen bitmintájú tesztvektor alkalmazásával lehet garantáltan állítani, hogy az ellenőrzés teljes körű? A triviális felső korlát a 256 db teljes tesztvektor készlet.

    ----------------------

    Ha valaki esetleg tudná a megoldást, akkor örömmel meghallgatnám (indokkal együtt). Vagy ha valaki tudja, hogy mit kell elolvasni, minek nézzek utána, hogy a megoldást megleljem akkor azt megköszönném.

Új hozzászólás Aktív témák