- One mobilszolgáltatások
- Samsung Galaxy A55 - új év, régi stratégia
- Telekom mobilszolgáltatások
- Bemutatkozott a Poco X7 és X7 Pro
- Mobil flották
- Google Pixel topik
- Samsung Galaxy Watch (Tizen és Wear OS) ingyenes számlapok, kupon kódok
- MIUI / HyperOS topik
- iPhone topik
- A kínai gyártók 3D arcazonosítással kísérleteznek
Új hozzászólás Aktív témák
-
Kansas
addikt
válasz
paprobert #47 üzenetére
Tessék, egy elemzés, ami leírja, hogy mi volt a gond.
"
- The power saving features are reducing the clock frequency most of the time. This often gives low and inconsistent results in benchmark tests because the clock frequency is varying.- Some operating systems are not aware that the chip shares certain resources between the two cores that make up a compute unit. The consequence is that the operating system may put two threads into one compute unit while another unit is idle, or it may put two threads with different priority into the same compute unit so that a low priority thread can steal resources from a high priority thread. I don't understand why there is no CPUID function for telling which resources are shared between CPU cores. The current solution where the operating system must know the details of every CPU on the market is not practical, and it does not work with virtual CPUs etc.
- The shared instruction fetch unit can fetch up to 32 bytes per clock cycle or 16 bytes per core. This may be a bottleneck when both cores are active and when frequent jumps produce bubbles in the pipeline.
- The decode unit can handle four instructions per clock cycle. It is alternating between the two threads so that each thread gets two instructions per clock cycle on average. This is a serious bottleneck because the rest of the pipeline can handle up to four instructions per clock.
- Cache bank conflicts in the data cache are so frequent that it seriously degrades the performance in some tests.
- The code cache has only two ways which may be insufficient to service two simultaneous threads.
- The long pipeline causes long branch misprediction penalties.
- The pipelines can handle four instructions per clock cycle, but there are only two integer ALUs where previous processors had three. This means that two of the four pipeline lanes will be idle most of the time in integer code.
- Some floating point operations, such as shuffle, blend and booleans, are executed in the integer vector units. This causes an extra transport delay between the floating point vector unit and the integer vector unit."
Új hozzászólás Aktív témák
Hirdetés
- Iszonyatos mennyiségű hulladékkal járhat a Windows 10 terméktámogatásának vége
- Parfüm topik
- HBO Max
- One mobilszolgáltatások
- Samsung Galaxy A55 - új év, régi stratégia
- Klaus Duran: 2025 dude
- Anime filmek és sorozatok
- Mibe tegyem a megtakarításaimat?
- Milyen autót vegyek?
- Elektromos autók - motorok
- További aktív témák...
- AMD Ryzen 9 9900X3D - Új, 1 év garancia - Eladó!
- Eladó ÚJ Intel Core i3 10105F bontatlan dobozos processzor 3 év garancia 27% áfa
- Intel Core i7-8700K 6-Core 3.7GHz LGA1151 (12M Cache, up to 4.70 GHz) Processzor!
- BESZÁMÍTÁS! ÚJ AMD Ryzen 5600X 5700X 5800X 5900X processzor 3 év garancia 27% áfa termékbeszámítás
- BESZÁMÍTÁS! ÚJ AMD Ryzen 8500G / 8600G AMD Ryzen 7 8700G / 7800X3D processzor 3 év garancia 27% áfa
- ÁRGARANCIA!Épített KomPhone Ryzen 5 7600X 32/64GB RAM RX 7800 XT 16GB GAMER PC termékbeszámítással
- ÁRGARANCIA! Épített KomPhone Intel i7 14700KF 32/64GB RAM RTX 5070 12GB GAMER PC termékbeszámítással
- Bitcoin miner Bitmain Antminer S9 S9I 13.5 - 14 Th 1250W eladó
- Xiaomi 11T Pro 128GB, Kártyafüggetlen, 1 Év Garanciával
- BESZÁMÍTÁS! MSI B450M R5 5600 32GB DDR4 512GB SSD RTX 3060Ti 8GB ZALMAN S3 DeepCool 850W
Állásajánlatok
Cég: PCMENTOR SZERVIZ KFT.
Város: Budapest
Cég: Promenade Publishing House Kft.
Város: Budapest