- Samsung Galaxy Watch6 Classic - tekerd!
- Sony Xperia 5 V - kell-e nekünk zoom?
- Leépíti a Sony az európai piacot?
- Samsung Galaxy A26 - csak a szokásos
- Eurós árlista a Google Pixel 10 telefonokhoz
- Honor Magic V3 - mágikus realizmus
- Honor Magic5 Pro - kamerák bűvöletében
- Samsung Galaxy A36 5G - a középső testvér
- iPhone topik
- Samsung Galaxy S24 Ultra - ha működik, ne változtass!
Új hozzászólás Aktív témák
-
Abu85
HÁZIGAZDA
válasz
Joachim21 #55 üzenetére
A TSMC a 32 nm-re a gate first-et csinálta, de azt eldobták. Maradt a 28 nm-re a gate last. 22 nm-jük nem is lesz, mert a 32 nm-ről nem tudnak lépni. Elő tudják venni a 45 nm-ert, de az miatt dobták a 32 nm-ert, vagyis képtelenek 22 nm-re lépni. Ez majd egy számottevő hátrány lesz, mert a TSMC az FD-SOI felé tekinget, ami sokkal bonyolultabb és költségesebb, mint a PD-SOI (amit a Common Platform használ). Nyilván meg lehet csinálni, de 20 nm-re szerintem még nem fogják implementálni. 20 nm alatt lesz a SOI hiánya számottevő hátrány, és 10 nm alatt lesz kezelhetetlen a PD-SOI lebegőtest effektusa. Ez egy keletkező töltés a félvezető és a szigetelő között, amire vannak tervek a Common Platformnál, hogy hasznosítsák információ tárolására. Persze az elméleti tényezők alapján 8 nm-en ez a töltés kezelhetetlenül nagy lesz, vagyis érdemes megszabadulni a jelenségtől. A gyártástechnológiában mindennek van pró és kontra oldala.
A gate first nagyon hasonló a poliszilícium kapus eljáráshoz. A fémkapuk a gyártás elején kerülnek fel. A gate last esetében a kapuk a gyártás utolsó fázisaiban lesznek implementálva. A gate frist technikailag állandó előnyt jelentene a teljesítmény/fogyasztás arányban, de a felhelyezett tranzisztoroknak ki kell bírni a gyártás többi fázisát is, ami között benne van az is, hogy a cuccot ~1000°C-ra hevítik. Itt jön az a probléma, ami miatt a gate last alkalmazása az alacsonyabb csíkszélességen elkerülhetetlen. Olyankor kell elhelyezni a kapukat, amikor azok már nem lesznek kitéve ilyen extrém hőmérsékletnek. Fel lehet fogni úgy is, hogy a gate last egy kényszermegoldás, hiszen számos nem kívánt tényezője van. Bonyolultabb a gyártása, nehezebb a skálázás, és összességében az implementálás költségesebb, továbbá korlátozott a dizájn kialakítása. Utóbbi probléma a legrosszabb, de a 22/20 nm-es litográfiánál ugyanez a probléma fellép, vagyis ezzel a hátránnyal gate first mellett is meg kellene küzdeni.Az Intel gate last megvalósítást használ. Az kérdés, hogy a SOI-t bevetik-e 22 nm-en, mert valószínű, hogy az Intel az FD-SOI-t fogja választani, az pedig sokkal költségesebb, mint a PD-SOI. Időben is csúszna a gyártástechnológia bevezetése, akár egy évet is. Esetleg azt tudom elképzelni, hogy lesz egy SOI-s node is 22 nm-ből.
-
Abu85
HÁZIGAZDA
válasz
Joachim21 #43 üzenetére
A 28/32 nm-re jobb a gate first a Common Platform szerint, mert kisebb a lapkaméret azonos tranzisztorszám mellett. A GlobalFoundries 15-20%-os eltérésről beszél. Emellett a teljesítmény/fogyasztás arány 6%-kal jobb az IBM mérései szerint. Ezzel egyébként a TSMC is egyetért, mert az előnyöket tudják ők is, de a TSMC korábban mondta, hogy a 22/20 nm-nél a gate first már nem jó, mert kevés olyan tranzisztorkészletből lehet majd választani, ami kibírja a gyártás során alkalmazott magas hőmérsékletet (itt ugye ~1000°C-ról van szó). Ezt egyébként az IBM is alátámasztotta. Gary Patton mondta a múlt héten, hogy a gate first sok szempontból előnyösebb, de a tranzisztorkészlet 22/20 nm-nél tényleg olyan nehézség, hogy már korábban a gate last alkalmazása mellett döntöttek. Ha hihetünk a cégeknek, akkor a fejlesztés párhuzamosan zajlott. A GloFo és a Samsung felelt a 32/28 nm-ért, és a háttérben az IBM a 22/20 nm-re koncentrált.
A gate last-nek egy nagy hátránya van, hogy újszerű chipdizájn követel, vagyis az elmúlt évek alatt szerzett tapasztalatok nem érnek semmit. Ezzel a hibalehetőség óriásira nő. Az AMD az APU-kat biztos, hogy a GloFo-nál készítik. A GPU-kból valószínűleg a két legbonyolultabbat a GloFo fogja gyártani, míg a legkisebb lapkákat a TSMC-hez viszik. Valószínűleg úgy gondolkodnak, hogy a gate first a dizájn szempontjából kevesebb kockázatot rejt, így a gate last kitanulására jók lesznek a kisebb chipek, melyekkel amúgy is egyszerűbb bánni.
Új hozzászólás Aktív témák
- Milyen légkondit a lakásba?
- Revolut
- Formula-1
- A fociról könnyedén, egy baráti társaságban
- AMD Ryzen 9 / 7 / 5 7***(X) "Zen 4" (AM5)
- Telekom otthoni szolgáltatások (TV, internet, telefon)
- Milyen belső merevlemezt vegyek?
- Yutani: Yutani Retró Hangkártyái: OAK Mozart Wavetable
- Debrecen és környéke adok-veszek-beszélgetek
- Luck Dragon: Asszociációs játék. :)
- További aktív témák...
- 30+ típus!!! Lenovo Thinkpad X1 Carbon, Thinkbook, 2-in-1 Workstation, Yoga, 5-14.gen. Ultra 7!!!
- Bomba ár! HP ProBook 440 G6 - i5-8GEN I 8GB I 256SSD I HDMI I 14" FHD I Cam I W10 I Gari!
- AKCIÓ! HP USB C G5 Essential (5TW10AA) dokkoló hibátlan működéssel garanciával
- Samsung Galaxy A12 64GB, Kártyafüggetlen, 1 Év Garanciával
- Telefon felvásárlás!! Samsung Galaxy A20e/Samsung Galaxy A40/Samsung Galaxy A04s/Samsung Galaxy A03s
Állásajánlatok
Cég: PCMENTOR SZERVIZ KFT.
Város: Budapest
Cég: Promenade Publishing House Kft.
Város: Budapest